维修网

 找回密码
 注册

QQ登录

只需一步,快速开始

img_loading
智能检测中

微信扫码 , 快速开始

查看: 275|回复: 1

LVDS原理与应用简介

[复制链接]

该用户从未签到

发表于 2009-2-19 15:28:04 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有帐号?注册

x
LVDS 原理与应用简介: G) ^) E7 v# X6 O
        . {' B8 @. I3 n5 _) W
# a  S! I* V. l  v

" S, b" b8 M3 x( b6 t: T       
3 b0 D4 @. b' y2 S7 u3 F$ y % y2 \: G! h. _! t0 ]
          N0 U) L1 O/ t* m8 O" w# N
1 LVDS信号介绍 LVDS:
. y* L/ N' ?) O& \1 k( _% H  h' l/ g        8 }- i" Q6 v/ x
2 R' J( b! q4 D9 w
       
7 n* E( W9 ~. n7 ]Low Voltage Differential Signaling,低电压差分信号。 LVDS传输支持速率一般在155Mbps(大约为77MHZ)以上。 LVDS是一种低摆幅的差分信号技术,它使得信号能在差分PCB线对或平衡电缆上以几百Mbps的速率传输,其低压幅和低电流驱动输出实现了低噪声和低功耗。
( i0 M/ n  u5 E/ D7 l& e        8 @6 Y% W9 Q* y8 ]* k. l* O6 c
IEEE在两个标准中对LVDS信号进行了定义。ANSI/TIA/EIA-644中,推荐最大速率为655Mbps,理论极限速率为1.923Mbps。   X* ?4 ?6 U9 m! I- p( e$ J& w1 x
       
' l- l) i  v3 `  G% ?& e1 e  l1 r1.1
+ g9 N3 I# ]- ?# a/ s       
. o+ K5 A! d$ w1 C6 l2 J : p1 B: ]) x, O0 \6 z% p( I$ z* [
        $ Z5 e, u% K7 q
LVDS信号传输组成 TTLTTLLVDS差分发送器互联器差分接收器RININ+IN-OUT图LVDS信号传输组成图 LVDS信号传输一般由三部分组成:差分信号发送器,差分信号互联器,差分信号接收器。 差分信号发送器:将非平衡传输的TTL信号转换成平衡传输的LVDS信号。# |- V9 w% }% @! z$ s5 |2 [
        1 e4 R# R4 k9 g( e
通常由一个IC来完成,如:DS90C031 差分信号接收器:将平衡传输的LVDS信号转换成非平衡传输的TTL信号。通常由一个IC来完成,如:DS90C032 差分信号互联器:包括联接线(电缆或者PCB走线),终端匹配电阻。按照IEEE规定,电阻为100欧。我们通常选择为100,120欧。4 [& I, b6 ~- r# Z" T# W
       
; ~2 u# X2 C% _  t 1.2
  l- j- X2 e/ ~- c5 S4 P: u        3 y8 j: c; C2 I3 V: k: l

, o, K2 e  ?, u# h5 m9 V        $ }2 H/ M: |3 U& ]9 N/ V
LVDS信号电平特性 LVDS物理接口使用1.2V偏置电压作为基准,提供大约400mV摆幅。 LVDS驱动器由一个驱动差分线对的电流源组成(通常电流为3.5mA),LVDS接收器具有很高的输入阻抗,因此驱动器输出的电流大部分都流过100Ω的匹配电阻,并在接收器5 r7 C; G- P( N) c
       
9 @3 ^4 z8 ?& \5 R' A
' D6 N) b7 I! ^% C1: D2 s  \! i1 E" q, `" m4 l
LVDS 原理与应用简介
4 p3 J( `9 e! |) D9 S- ?       
- G% z" Z8 x3 U: i* t* ~9 W+ O# J4 `, X+ H
电流源为恒流特性,终端电阻在100――120欧姆之间,则电压摆动幅度为:3.5mA * 100 = 350mV 3.5mA * 120 = 420mV 。 下图为LVDS与PECL(光收发器使用的电平)电平变化。
( E. S5 q: F% i8 S* }3 X8 Q( B" t       
" y8 U  j$ A" X5 a9 j' E LVDS与PECL电平图示 由逻辑“0”电平变化到逻辑“1”电平是需要时间的。 由于LVDS信号物理电平变化在0。85――1。55V之间,其由逻辑“0”电平到逻辑“1”电平变化的时间比TTL电平要快得多,所以LVDS更适合用来传输高速变化信号。其低压特点,功耗也低。 采用低压技术适应高速变化信号,在微电子设计中的例子很多,如:FPGA芯片的内核供电电压为2。5V或1.8V;PC机的CPU内核电压,PIII800EB为1.8V;数据传输领域中很多功能芯片都采用低电压技术。 ; w! r  X  g3 e" L) c0 S. c3 k
        - ~/ I& C- y4 m5 C( {3 @% x
1 V: P0 u  i" f' N: A: n
        / a3 z( v% N) D  m$ \4 n
1.3
% |" f5 O$ M, f4 T        4 c8 T! ?+ u) [
0 a3 K/ j) l* Y+ N
        8 X2 D4 E; j! d# b
差分信号抗噪特性 从差分信号传输线路上可以看出,若是理想状况,线路没有干扰时, 在发送侧,可以形象理解为: IN = IN+ - IN-- IN- = OUT= IN= IN+ - IN-+ q) - (IN- + q) = IN+ - IN- = OUT= IN在接收侧,可以理解为: IN+ 所以: OUT 在实际线路传输中,线路存在干扰,并且同时出现在差分线对上, 在发送侧,仍然是: IN 线路传输干扰同时存在于差分对上,假设干扰为q,则接收则: (IN+ 所以: OUT
: D. Y* ^1 V" Y/ m) h0 E8 t       
3 y  p' C! k. J) H* y% S
  I9 v9 b4 x* f2
8 G+ P0 ]! m: u- _: q7 H  j# |/ s5 XLVDS 原理与应用简介; ?$ w  I! Y% T8 Q; x: y
       
/ V# F* z, ~6 |) D: ]: X
" j* k# L3 J# G* R* a, F( Q噪声被抑止掉。 上述可以形象理解差分方式抑止噪声的能力。在实际芯片中,是在噪声容限内,采用“比较”及“量化”来处理的。 LVDS接收器可以承受至少±1V的驱动器与接收器之间的地的电压变化。由于LVDS驱动器典型的偏置电压为+1.2V,地的电压变化、驱动器偏置电压以及轻度耦合到的噪声之和,在接收器的输入端相对于接收器的地是共模电压。这个共模范围是:+0.2V~+2.2V。% P0 y2 E7 U' j4 |
        5 A% [: J% a* E% a/ P$ w5 V
建议接收器的输入电压范围为:0V~+2.4V。 抑止共模噪声是DS(差分信号)的共同特性,如RS485,RS422电平,采用差分平衡传输,由于其电平幅度大,更不容易受干扰,适合工业现场不太恶劣环境下通讯。
, q5 O& W0 L2 U' k+ H3 O        , {* V. n9 Q. Q' Q$ @1 @$ o
2 LVDS系统设计 LVDS系统的设计要求设计者应具备超高速单板设计的经验并了解差分信号的理论。设计高速差分板并不困难,下面将简要介绍一下各注意点。. {$ }  t  ?- M) M& f9 |
        1 V3 h* q8 z, l
1 m* s7 ]( J3 i  g- _$ G
        % q. A3 Q7 J5 X! X5 |! s) S9 ]- k
2.1 7 P" ^& X2 R: E/ ^
        . N% T  \2 d5 Y' f) B4 ?
5 ?5 }$ _1 z  z" l! X" l' T' H
       
( w7 C( J+ E' q$ d( h4 z  n; }' MPCB板 (A)至少使用4层PCB板(从顶层到底层):LVDS信号层、地层、电源层、TTL信号层; (B)使TTL信号和LVDS信号相互隔离,否则TTL可能会耦合到LVDS线上,最好将TTL和LVDS信号放在由电源/地层隔离的不同层上; (C)使LVDS驱动器尽可能地靠近连接器的LVDS端,即尽可能减小线路距离; (D)保证LVDS器件电源质量;使用分布式的多个电容来旁路LVDS设备,表面贴电容靠近电源/地层管脚放置; (E)电源层和地层应使用粗线; (F)保持PCB地线层返回路径宽而短; (G)连接两个系统的地层;
) I5 }0 _5 a  h; ^7 {0 C       
% ?2 s$ _  Z, r, c2 o  o* q& {2 O 2.2
- y; F- Y6 ?) V2 P9 b       
* T0 V/ c8 h1 K) e! q3 q* K0 T3 j - v5 Y0 v  ?8 u' Q1 L+ M: A$ q( t8 r
       
+ N1 D" W$ X$ a 板上导线 (A) 微带传输线(microstrip)和带状线(stripline)都有较好性能; (B) 微带传输线的优点:一般有更高的差分阻抗、不需要额外的过孔; GND 层signal 层/BOTTOMsignal / TOP层GND 层
: }) Y+ Y- F3 c! f4 j' T4 W! c; C       
" `/ ^. A# q% j7 m+ b7 _ . J7 H$ S2 L3 ~$ B. Y  M9 J
       
, K1 ]5 Z2 P, o% U3 [3
! K1 c( P7 f, O  jLVDS 原理与应用简介2 g' ]6 W% ^9 ]1 u% o5 I6 m
       
. J0 d! F8 O. z& Z2 T# K/ f  P) y" N4 |, {* X9 w
(C) 带状线在信号间提供了更好的屏蔽,两层地将信号层屏蔽住。 GND 层GND 层signal 层 带状信号示意图 2.3 差分线
+ b6 |5 D& r" q3 ~       
: b- ^7 @6 F" ~7 g7 _, e& I8 \(A)使用与传输媒质的差分阻抗和终端电阻相匹配的受控阻抗线,并且使差分线对离开集成芯片后立刻尽可能地相互靠近(距离小于10mm),这样能减少反射并能确保耦合到的噪声为共模噪声; 9 N& v" `/ K: b# Y) S" x$ H
       
0 F7 [# A; \* O$ O$ B$ y& I! M$ L(B)使差分线对的长度相互匹配以减少信号扭曲,防止引起信号间的相位差而导致电磁辐射; 5 R3 q* {  O: ]3 K$ m
        + Z9 f6 \4 H% g0 r, E9 \3 A
(C)不要仅仅依赖自动布线功能,而应仔细修改以实现差分阻抗匹配并实现差分线的隔离;
4 S& f+ X  t! d" L  Q+ `        / Y! E+ i' T. s/ Q7 O  g& q
(D)尽量减少过孔和其它会引起线路不连续性的因素;
3 g6 Q$ O6 ]/ R7 c: q9 |       
' w/ \" T3 n1 a(E)避免将导致阻值不连续性的90°走线,使用圆弧或45°折线来代替;
2 O) r5 n8 h7 v6 [       
! ^* c& N5 R8 H; n) Y1 E- O (F)在差分线对内,两条线之间的距离应尽可能短,以保持接收器的共模抑制能力。在印制板上,两条差分线之间的距离应尽可能保持一致,以避免差分阻抗的不连续性。 . V6 P6 X6 y3 T$ a+ c& \
       
' g- w& F$ W2 u! v- _/ {, C" N2.4
: ^& O7 y9 \+ k7 P. K- ]( ]- x       
9 A# ]5 j1 r; K- }- B$ ?! \ 6 i9 P+ K' N8 w/ l+ N- Y
        ! s$ I% K  l' h3 S# d
终端
# T7 W- H3 x' V. s) W        2 E& k6 V, u+ L, L; h: n- |
(A)使用终端电阻实现对差分传输线的最大匹配,阻值一般在90~130Ω之间,系统也需要此终端电阻来产生正常工作的差分电压; 2 a* P* g% j1 ], S# O' ]2 Y
        : a$ l$ k/ k, e
(B)最好使用精度1~2%的表面贴电阻跨接在差分线上,必要时也可使用两个阻值各为50Ω的电阻,并在中间通过一个电容接地,以更好滤去共模噪声。如采用电缆传输信号时候,若环境干扰大,就可以用此方式。 # w6 z! w8 Q8 k) L2 a8 m9 U/ t' x
          ^) }3 H. ~2 _4 p
2.5 ( o. [% p$ X7 H: V1 K  C
       
' g- V8 `+ s0 m' x: L( {4 A + F$ h: t1 k* y
        + e6 a: A/ m# L/ d
未使用的管脚 所有未使用的LVDS接收器输入管脚悬空,所有未使用的LVDS和TTL输出管脚悬空,将未使用的TTL发送/驱动器输入和控制/使能管脚接电源或地。 $ J2 W1 W5 P: j9 b! g  s" n
        $ P1 ]7 G- O/ t7 G
2.6 7 p7 B6 U$ l" }" Q
       
5 }; x+ c0 q4 h1 Q. K' @" b, r2 r( G
* r! n2 l& K$ \* o5 F- a       
( ~( O! G, J, x媒质(电缆和连接器)选择
7 l( e3 m. g( h: o) w        % @$ U2 d: Z9 F. `
(A)仅就减少噪声和提高信号质量而言,平衡电缆(如双绞线对)通常比非平衡电) V5 V" u1 S! C. D" z5 C
        6 D9 U1 q& D# D" E; {0 m: R2 C! f
" f$ d0 G2 L* d1 t! T6 t9 |8 }
4- X2 {- U0 v: B. }
LVDS 原理与应用简介
% T6 ~6 i9 Z- {, R1 d8 v3 V        # i) H( K, Q4 d

" B0 P. H" r  y# w- K缆好;
- _; h9 s( |2 |2 N& R        # _1 A( R: [6 M, ^- K0 y
(B)电缆长度小于0.5m时,大部分电缆都能有效工作;距离在0.5m~10m之间时,CAT 3(Categiory 3)双绞线对电缆效果好、便宜并且容易买到;距离大于10m并且要求高速率时,建议使用CAT 5双绞线对。
+ C4 H( i# G& c; n3 _1 K       
1 `5 S8 s, F1 b3 b 2.7
. x4 x7 K* c  U) H% P        9 D8 P! J2 J- C
. |5 a% E, G. o$ ]
       
, g/ ^- _5 w5 a& D% X* W

手机扫码浏览

该用户从未签到

发表于 2011-9-30 21:43:21 | 显示全部楼层
希望可以用些时间了~````  
您需要登录后才可以回帖 登录 | 注册

本版积分规则

QQ|小黑屋|最新贴|维修网 ( 粤ICP备09047344号

GMT+8, 2025-5-23 00:52 , Processed in 4.401540 second(s), 30 queries .

Powered by Discuz! X3.4

Copyright © 2001-2021, Tencent Cloud.

快速回复 返回顶部 返回列表